Библиотеки, написани на VHDL

GAIA3

Процесор GAIA.
  • 24

RedPitaya_Acquisition

Трансформирайте Червената питая в карта за придобиване.
  • 21

spi-to-axi-bridge

SPI към AXI4-lite мост за лесно взаимодействие на банки с регистри airhdl с всеки микроконтролер..
  • 21
  • Apache License 2.0

mrisc32-a1

Конвейерно, подредено, скаларно VHDL изпълнение на MRISC32 ISA.
  • 20

VHDL-Guide

Ръководство за VHDL.
  • 20

neorv32-riscof

✔️Порт на RISCOF за проверка на RISC-V ISA съвместимостта на процесора NEORV32..
  • 19
  • BSD 3-clause "New" or "Revised"

wb_spi_bridge

🌉 Прозрачен мост Wishbone към SPI, поддържащ Execute-In-Place (XIP)..
  • 19
  • BSD 3-clause "New" or "Revised"

simple-riscv

Прост тристепенен RISC-V процесор.
  • 19
  • MIT

karabas-128

Карабас-128. ZX Spectrum 128k клонинг, базиран на CPLD Altera EPM7128STC100.
  • 18
  • Do What The F*ck You Want To Public

kvm-ip-zynq

KVM през IP шлюз, насочен към Zynq-7000 SoC.
  • 17
  • MIT

j-core-ice40

J-core SOC за ice40 FPGA.
  • 17

fpu-sp

IEEE 754 библиотека с плаваща запетая в system-verilog и vhdl.
  • 17
  • Apache License 2.0

pocket-cnn

CNN към FPGA рамка за малки CNN, написани на VHDL и Python.
  • 16
  • Mozilla Public License 2.0

Flo-Posit

Позиционни аритметични ядра, генерирани с FloPoCo.
  • 14
  • GNU General Public License v3.0 only

vhdl-axis-uart

Интерфейс UART към AXI Stream, написан на VHDL.
  • 14
  • MIT

Brutzelkarte_FPGA

Кодът за описание на Brutzelkarte FPGA във VHDL.
  • 13
  • GNU General Public License v3.0 only

vunit_action

Действие на VUnit GitHub.
  • 13
  • MIT

rv16poc

16 bit RISC-V доказателство за концепцията.
  • 13
  • Apache License 2.0

hVHDL_example_project

Примерен проект, който използва много от идеите и функциите на hVHDL библиотеките като математически модули с фиксирана и плаваща запетая и има скриптове за изграждане на най-често срещаните FPGA.
  • 12

ORCA-risc-v

RISC-V от VectorBlox.
  • 12
  • GNU General Public License v3.0

riscv-debug-dtm

🐛 JTAG транспортен модул за отстраняване на грешки (DTM) - съвместим със спецификацията за отстраняване на грешки RISC-V..
  • 12
  • BSD 3-clause "New" or "Revised"

apple2fpga

порт на Стивън А. Едуардс apple2fpga към ULX3S.
  • 12

hVHDL_fixed_point

VHDL библиотека от синтезируеми математически функции с високо ниво на абстракция за умножение, деление и sin/cos функционалности и abc към dq трансформации.
  • 10
  • MIT

neorv32-examples

Някои neorv32 примери за FPGA платки на Intel, използващи Quartus II и SEGGER Embedded Studio за RISC-V..
  • 9

pico-png

PNG енкодер, реализиран във VHDL.
  • 9
  • Mozilla Public License 2.0

hVHDL_floating_point

високо ниво VHDL библиотека с плаваща запетая за синтез в FPGA.
  • 9
  • MIT

Image-Generator-for-FPGA-Evaluation-Board

Проектиране на генератор на изображения за представяне на улична сцена. Може да се използва като самостоятелен дизайн за генератор на изображения или като генератор на тестови шаблони за верига за откриване на лента.
  • 7
  • GNU General Public License v3.0

FPGA-FIR-Filter

Лекция за FIR филтър на FPGA.
  • 7
  • GNU General Public License v3.0

jcore-j1-ghdl

Прост дизайн, насочен към iCE40 up5k с GHDL + Yosys..
  • 7