Библиотеки, написани на VHDL

spi-fpga

SPI master и SPI slave за FPGA, написани на VHDL.
  • 132
  • MIT

ethernet_mac

Трирежимен (10/100/1000) пълен дуплекс FPGA Ethernet MAC във VHDL.
  • 126
  • GNU General Public License v3.0

w11

PDP-11/70 CPU ядро ​​и SoC.
  • 111
  • GNU General Public License v3.0 only

Rudi-RV32I

Елементарен RISCV процесор, поддържащ RV32I инструкции във VHDL.
  • 98
  • MIT

sdram-fpga

FPGA ядро ​​за прост SDRAM контролер..
  • 96
  • MIT

deniser

Смяна на чип Amiga Denise.
  • 82

dvb_fpga

RTL внедряване на компоненти за DVB-S2.
  • 79
  • GNU General Public License v3.0

fpga_puf

:key: Технологично агностичен хардуерен модул Physical Unclonable Function (PUF) за всяка FPGA..
  • 79
  • BSD 3-clause "New" or "Revised"

PipelineC-Graphics

Графични демонстрации.
  • 77

AXI4

Компоненти за проверка на AXI4 Full, Lite и AxiStream. AXI4 Interface Master, Responder и компоненти за проверка на паметта. Компоненти за проверка на предавател и приемник AxiStream.
  • 77
  • GNU General Public License v3.0

neoTRNG

🎲 Малък и независим от платформата истински генератор на случайни числа за всяка FPGA..
  • 75
  • BSD 3-clause "New" or "Revised"

fpga-fft

Силно оптимизирано поточно FFT ядро, базирано на 4-стъпков голям FFT алгоритъм на Bailey.
  • 71
  • GNU General Public License v3.0

uart-for-fpga

Прост UART контролер за FPGA, написан на VHDL.
  • 69
  • MIT

CoPro6502

FPGA реализации на процесори BBC Micro Co (65C02, Z80, 6809, 68000, x86, ARM2, PDP-11, 32016).
  • 68
  • GNU General Public License v3.0 only

R3DUX

  • 58
  • GNU General Public License v3.0 only

mc1

Компютър (FPGA SoC), базиран на MRISC32-A1 CPU.
  • 48
  • zlib

NN_RGB_FPGA

FPGA дизайн на невронна мрежа за откриване на цветове.
  • 44
  • MIT

catapult-v3-smartnic-re

Документиране на платките Catapult v3 SmartNIC FPGA (Dragontails Peak & Longs Peak).
  • 40

neoapple2

Пренасяне на Apple2fpga на Stephen A. Edwards към PYNQ-Z1 (Xilinx Zynq FPGA), за емулиране на Apple II+..
  • 40

Apple-II_MiSTer

Apple II+ за MiSTer.
  • 40

neorv32-setups

📁 NEORV32 проекти и примерни настройки за различни FPGA, платки и вериги инструменти (с отворен код)..
  • 37
  • BSD 3-clause "New" or "Revised"

fpu

IEEE 754 библиотека с плаваща запетая в system-verilog и vhdl (от taneroksuz).
  • 34
  • Apache License 2.0

vhdl-tutorial

  • 34
  • GNU General Public License v3.0 only

ZPUFlex

Високо конфигурируем и компактен вариант на процесорното ядро ​​ZPU.
  • 32

bonfire-cpu

FPGA оптимизирана RISC-V (RV32IM) реализация.
  • 31
  • GNU General Public License v3.0

C128_MiSTer

[Преместено на: https://github.com/MiSTer-devel/C128_MiSTer] (от eriks5).
  • 30

a2i

Ядрото A2I беше използвано като процесор с общо предназначение за BlueGene/Q, наследник на суперкомпютрите BlueGene/L и BlueGene/P (от OpenPOWERFoundation).
  • 25
  • GNU General Public License v3.0

FPGA-Vision

Научете за обработката на изображения с FPGA. Видео лекции обясняват алгоритъма и прилагането на разпознаване на лентата за шофиране с автомобил. Истинският хардуер е достъпен като отдалечена лаборатория.
  • 25
  • GNU General Public License v3.0

fpga_torture

🔥 Технологично агностичен FPGA стрес тест: максимално използване на логика и висока динамична консумация на енергия..
  • 25
  • BSD 3-clause "New" or "Revised"

Compliance-Tests

Тестове за оценка на поддръжката на функциите на VHDL 2008 и VHDL 2019.
  • 24
  • Apache License 2.0