Библиотеки, написани на SystemVerilog

opentitan

OpenTitan: Силиконов корен на доверието с отворен код.
  • 1.9k
  • Apache License 2.0

cva6

CORE-V CVA6 е 6-степенен RISC-V процесор от клас приложения, способен да зарежда Linux.
  • 1.8k
  • GNU General Public License v3.0

ibex

Ibex е малко 32-битово RISC-V CPU ядро, известно преди като zero-riscy..
  • 1.0k
  • Apache License 2.0

MinecraftHDL

Поток за синтез на Verilog за вериги от червени камъни на Minecraft.
  • 987

hdmi

Изпращайте видео/аудио през HDMI на FPGA.
  • 886
  • GNU General Public License v3.0

rsd

RSD: Суперскаларен процесор извън ред RISC-V.
  • 802
  • Apache License 2.0

swerv_eh1

Директория на RISC-V SweRV ядра на Western Digital.
  • 784
  • Apache License 2.0

cv32e40p

CV32E40P е 4-степенен RISC-V RV32IMFCXpulp CPU, базиран на RI5CY от PULP-Platform.
  • 739
  • GNU General Public License v3.0

axi

AXI SystemVerilog синтезируеми IP модули и инфраструктура за проверка за високопроизводителна комуникация в чип.
  • 737
  • GNU General Public License v3.0

Cores-VeeR-EH1

Ядро VeeR EH1.
  • 704
  • Apache License 2.0

scr1

SCR1 е висококачествено RISC-V MCU ядро ​​с отворен код във Verilog.
  • 672
  • GNU General Public License v3.0

lowrisc-chip

Основното репо за lowRISC проект и демонстрации на FPGA..
  • 554
  • GNU General Public License v3.0

pcileech-fpga

FPGA модули, използвани заедно със софтуера за атака на PCILeech Direct Memory Access (DMA).
  • 426

projf-explore

Project F вдъхва живот на FPGA с вълнуващи дизайни с отворен код, върху които можете да надграждате.
  • 423
  • MIT

black-parrot

Съвместим с Linux RISC-V многоядрен за и от света.
  • 423
  • BSD 3-clause "New" or "Revised"

VeriGPU

GPU с отворен код, във Verilog, базиран на RISC-V ISA.
  • 389
  • MIT

pulpissimo

Това е проектът от най-високо ниво за платформата PULPissimo. Той инстанцира PULPissimo система с отворен код с PULP SoC домейн, но без клъстер.
  • 305
  • GNU General Public License v3.0

cvfpu

Параметрична единица с плаваща запетая с поддръжка на стандартни RISC-V формати и операции, както и формати за прецизност.
  • 288
  • Apache License 2.0

snitch

Лесна, но зла система RISC-V! (чрез pulp-платформа).
  • 203
  • Apache License 2.0

Cores-VeeR-EL2

VeeR EL2 Core.
  • 182
  • Apache License 2.0

Coyote

Рамка, предоставяща абстракции на операционната система и набор от споделени мрежи (RDMA, TCP/IP) и услуги за памет за общи съвременни хетерогенни платформи. (от fpgasystems).
  • 124
  • MIT

eurorack-pmod

Хардуер и шлюз за започване на FPGA базиран аудио синтез с инструменти с отворен код..
  • 113
  • GNU General Public License v3.0

riscv-simple-sv

Просто RISC V ядро ​​за преподаване.
  • 110
  • BSD 3-clause "New" or "Revised"

ravenoc

RaveNoC е конфигурируем HDL NoC (Network-On-Chip), подходящ за MPSoC и различни MP приложения.
  • 95
  • MIT

wav-lpddr-hw

Wavious DDR (WDDR) Физически интерфейс (PHY) Хардуер.
  • 79
  • Apache License 2.0

fpga-tamagotchi

Tamagotchi P1 за Analogue Pocket и MiSTer.
  • 73
  • MIT

analogue-pocket-utils

Колекция от IP и информация за това как да се разработи за openFPGA и Analogue Pocket.
  • 71
  • MIT

BrianHG-DDR3-Controller

DDR3 контролер v1.60, 16 порта за четене/запис, конфигурируеми ширини, приоритет, размер на автоматичен пакет и кеш на всеки порт. VGA/HDMI многопрозоречен видеоконтролер с алфа-смесени слоеве. Включени документи и TBs..
  • 50

davos

Разпределена операционна система Accelerator.
  • 49

S32X_MiSTer

Реализация на Sega 32X за MiSTer.
  • 44